CARLOS
CUADRADO VIANA
UNIBERTSITATEKO KOLABORATZAILEA
AITZOL
ZULOAGA IZAGUIRRE
IRAKASLE TITULARRA
AITZOL ZULOAGA IZAGUIRRE-rekin lankidetzan egindako argitalpenak (11)
2018
-
Definición de máquinas de estados, eventos y acciones en pequeños procesadores
Tecnología, Aprendizaje y Enseñanza de la Electrónica: TAEE 2018 : Actas del XIII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica, Tenerife, 20-22 de junio, 2018
-
Las máquinas de tiempo como base del procesamiento en tiempo real con pequeños procesadores
Tecnología, Aprendizaje y Enseñanza de la Electrónica: TAEE 2018 : Actas del XIII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica, Tenerife, 20-22 de junio, 2018
-
Salvar al soldado Teleco
Tecnología, Aprendizaje y Enseñanza de la Electrónica: TAEE 2018 : Actas del XIII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica, Tenerife, 20-22 de junio, 2018
2016
-
Dificultades al aprender a especificar máquinas de estados en sistemas microprogramados
Tecnología, Aprendizaje y Enseñanza de la Electrónica: TAEE 2016: Libro de Actas del XII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica
2014
-
Aplicación del aprendizaje basado en proyectos a los Sistemas Electrónicos Digitales
Unibertsitate graduak : berrikuntzarako aukerak eta bideak: = Los grados universitarios : posibilidades y caminos de innovación (Universidad del País Vasco = Euskal Herriko Unibertsitatea), pp. 155-180
2009
-
Scalable 128-bit AES-CM crypto-core reconfigurable implementation for secure communications
2009 Applied Electronics International Conference, AE 2009
2006
-
Real-time stereo vision processing system in a FPGA
IECON Proceedings (Industrial Electronics Conference)
-
SOM Segmentation of gray scale images for optical recognition
Pattern Recognition Letters, Vol. 27, Núm. 16, pp. 1991-1997
-
Simulation of message data in a testbench for the multifunction vehicle bus
IECON Proceedings (Industrial Electronics Conference)
2005
-
Hardware implementation of optical flow constraint equation using FPGAs
Computer Vision and Image Understanding, Vol. 98, Núm. 3, pp. 462-490
-
VHDL description of a synthetizable and reconfigurable real-time stereo vision processor
WSEAS Transactions on Electronics, Vol. 2, Núm. 1, pp. 17-22