Aceleradores hardware para la toma de decisiones en tiempo real en procesos industriales

  1. RODRIGUEZ GOMEZ, MIGUEL
Zuzendaria:
  1. Gerardo Aranguren Aramendia Zuzendaria

Defentsa unibertsitatea: Universidad del País Vasco - Euskal Herriko Unibertsitatea

Defentsa urtea: 1994

Epaimahaia:
  1. Esteban Azaceta Fernandez Presidentea
  2. José Luis Martín Idazkaria
  3. Ernesto García Vadillo Kidea
  4. José Luis Marín Galan Kidea
  5. Salvador Bracho Kidea
Saila:
  1. Teknologia Elektronikoa

Mota: Tesia

Teseo: 44748 DIALNET

Laburpena

EN ESTA TESIS SE HA PRESENTANDO UNA ARQUITECTURA RAPIDA PARA LA TOMA DE DECISIONES EN DETECCION DE AVERIAS EN PROCESOS INDUSTRIALES. EL NUCLEO DE LA ARQUITECTURA PRESENTADA ES UN SISTEMA EXPUESTO. SE HAN REALIZADO TRES MODELOS DE ARQUITECTURA: EN LINEA, EN LINEA CON SEGMENTACION Y EN ARBOL. ADEMAS, SE PRESENTA UN CIRCUITO PARA REALIZAR UN ANALISIS DE REDUNDANCIA DEL PROCESO DE DETECCION Y PARA CONSIDERAR EL TIEMPO COMO UNA VARIABLE MAS DEL SISTEMA.